### Logica combinatoria dinamica

- Le logiche dinamiche sono logiche in cui le uscite non sono sempre connesse ad una alimentazione
- L'informazione viene temporaneamente immagazzinata sotto forma di carica elettrica su un condensatore
- In genere sono logiche temporizzate, in cui cioè si alternano fasi di valutazione della funzione logica e di memorizzazione sulle capacità

#### Logica combinatoria dinamica



#### Fase di precarica: C<sub>L</sub> si carica a V<sub>DD</sub>



Fase di valutazione: se la combinazione agli ingressi è tale da mettere in conduzione la PDN, C<sub>1</sub> si scarica a 0V



### Esempio



$$Out = \overline{CLK} + (\overline{A \cdot B + C}) \cdot CLK$$

### Vantaggi delle logiche dinamiche

- La funzione logica viene svolta dalla rete di pulldown
- Sono necessari solo N+2 transistor anziché 2N
- Non c'è dissipazione di potenza statica(il percorso statico fra VDD e massa è sempre interdetto).
- La PDN può essere realizzata come nel caso del CMOS statico.
- È più veloce e compatta dell'equivalente CMOS statico (meno capacità parassite e minor carico dovuto alla presenza di un solo gate anzichè due)

## Svantaggi delle logiche dinamiche

- Il maggiore problema della logica dinamica è l'immunità al rumore
- Poiché la commutazione dipende da soli transistor NMOS si può dire che V<sub>M</sub>, V<sub>IL</sub> e V<sub>IH</sub> coincidono con V<sub>T</sub> (tensione di soglia)
  - Questo rende i margini di rumore molto bassi
- Ha bisogno di precarica/valutazione e di un segnale aggiuntivo (CLK)

#### Problemi di progetto: clock feedtrough



Causa: Accoppiamento tra l'ingresso Clk della precarica ed il nodo di uscita della porta via la capacità gate-drain di M<sub>P</sub>

**Effetto**: La tensione di Out può salire sopra VDD (Clk L→H) o scendere sotto 0V (Clk H→L)



#### Problemi di progetto: correnti di perdita

Causa: correnti di perdita sulle giunzioni e nei transistori spenti (sottosoglia)

**Effetto:** lo stato di carica durante la fase di valutazione può essere alterato nel tempo nel caso la PUN sia interdetta.

La componente dominante sono le correnti di sottosoglia nei transistori NMOS







#### Correnti di perdita: Bleeder



#### Problemi di progetto: charge sharing



Causa: presenza di capacità ai nodi intermedi devono essere caricate quando l' uscita è vera

**Effetto :** La tensione al nodo Out può scendere sotto  $V_{DD}$  in fase di valutazione a seguito di una ripartizione di carica fra  $C_L$  e le capacità ai nodi intermedi

#### Charge sharing: precarica



#### Problemi di progetto: backgate coupling



Dynamic NAND

Static NAND

#### Problemi di progetto: backgate coupling



La commutazione di un gate statico a valle provoca una variazione dell'uscita del gate dinamico a monte.

La causa sono gli accoppiamenti capacitivi fra l' uscita del secondo gate ed il suo ingresso a sua volta collegato all' uscita del primo stadio mantenuto alla tensione desiderata da C<sub>I</sub>

#### Problemi di progetto: gate dinamici in cascata



- <u>Due gate dinamici collegati direttamente in cascata non possono</u> funzionare correttamente.
- La causa è il ritardo fra la valutazione sull'uscita out<sub>1</sub> e la temporanea accensione della PDN del secondo gate che scarica parzialmente la C<sub>L2</sub>
- Il corretto funzionamento è garantito solo se gli ingressi possono subire al più una commutazione 0→1 durante la fase di valutazione

#### Logica domino



Le logiche domino prevedono la cascata di gate dinamici con interposti inverter CMOS statici.

Questo permette di risolvere molti problemi ed in particolare:

- ✓ Eventuale variazione degli ingressi limitata a 0→1
- ✓ Gli ingressi vengono pilotati a bassa impedenza risolvendo il problema del backgate couplig
- ✓ Si ha a disposizione il segnale necessario per annullare l' effetto di charge sharing

# Logica domino : proprietà

- ✓ Le logiche domino permettono di implementare solo logiche NON invertenti
- ✓ Velocità molto alta:
  - L' inverter CMOS può essere dimensionato per la sola transizione 0→1 della sua uscita
  - Le capacità di carico sono ridotte al minimo